Internship : Physical Implementation

Basé en région grenobloise, le stage proposé s’intègre au sein de l’équipe “Advanced R&D” qui définit des solutions architecturales pour l’optimisation de la consommation et la sécurisation des circuits pour le marché de l’Internet des Objets et automobile. L’équipe Advanced R&D a pour mission de faire les preuves de concept de nouveaux circuits et de nouveaux concepts avant leur industrialisation.

Intégré dans une équipe projet, vous participez à l’analyse et à l’optimisation de la grille d’alimentation d’une matrice de processeurs basse consommation pour prendre en compte les effets statiques mais aussi les appels de courant transitoire et dynamique haute fréquence sur le niveau d’alimentation de la matrice. L’étude se poursuivra par une évaluation de l’impact de ces variations de tension sur les performances (consommation, vitesse) de la matrice de processeur.

CE STAGE EST FAIT POUR VOUS

De formation Ingénieur ou Master 2, vous possédez ou souhaitez acquérir les compétences suivantes :  

  • Flot d’implémentation numérique RTL2GDS :
    • Placement-Routage (Cadence Innovus ou équivalent)
    • Analyse d’IRDrop (Cadence Voltus ou equivalent)
    • Analyse de timing/power (Primetime ou équivalent)

Apply for this position

Allowed Type(s): .pdf, .doc, .docx